Vidéo 1080p HD

Vidéo DSP 1080p HD

Intel a développé un cadre de conception vidéo qui permet le cycle de conception le plus rapide pour les applications vidéo. Les composantes de ce cadre sont les suivantes :

  • Une bibliothèque de blocs de construction de base de cœurs de propriété intellectuelle (IP) de traitement vidéo et d'image (VIP) conçue pour une interface de type plug-and-play facile à utiliser.
  • Un protocole d'interface vidéo en streaming à faible surcharge, disponible en tant que norme ouverte.
  • Des outils d'intégration système tels que Platform Designer (anciennement Qsys) qui fournissent un moyen automatisé de générer une logique de contrôle et d'arbitrage.
  • Une suite de conceptions de référence haute définition (HD) qui peuvent être utilisées comme point de départ pour vos conceptions de chemin de données vidéo.

Le protocole vidéo de l'interface de streaming Avalon® (Avalon-ST) est conçu pour envoyer de la vidéo et contrôler les données d'un bloc de traitement vidéo à l'autre.

Ce protocole est ouvert et vous pouvez télécharger librement la spécification via le web. L'utilisation de cette spécification ne vous oblige pas à utiliser des FPGA Intel®. Cependant, toutes les conceptions vidéo IP et de référence vidéo utilisent cette interface.

La figure 1 montre comment différentes fonctions vidéo peuvent être connectées à l'aide de ce protocole. Plus d'informations sur ce protocole sont disponibles dans la section « Interface » du Guide de l'utilisateur de la Suite de traitement vidéo et d'image.

Figure 1. Protocole Avalon-ST pour les interfaces vidéo et protocole Avalon Memory-Mapped (Avalon-MM) pour les interfaces de plan de contrôle

Les systèmes vidéo comprennent presque toujours un processeur intégré et un sous-système de mémoire pour gérer les trames vidéo dans la mémoire externe. Le Platform Designer (anciennement Qsys) simplifie grandement la conception de systèmes embarqués. Cet outil comprend une bibliothèque de composants, tels que des processeurs soft core (processeurs intégrés Nios® II), des interfaces Avalon, des contrôleurs de mémoire, des ponts et des cœurs IP de traitement du signal numérique (DSP). Il dispose également d'une interface graphique de connectivité et d'un générateur pour câbler automatiquement les systèmes de bus arbitrés et en streaming.

Figure 2 Flux de conception de Platform Designer pour les chemins de données vidéo

Enfin, l'ensemble de la structure de conception vidéo se présente sous la forme d'une conception de référence HD qui présente le traitement vidéo réel commun à de nombreuses applications.