Vous pouvez utiliser ce kit de développement pour effectuer ce qui suit :

  • Développer et tester des modèles PCI Express* (PCIe) à des débits de données pouvant atteindre Gen3 en utilisant la carte de développement PCIe compatible au format court.
  • Développer et tester des sous-systèmes de mémoire pour mémoires DDR3 ou QDR II.
  • Utiliser les connecteurs de carte mezzanine à haut débit (HSMC) pour interagir avec l'une 35 différentes HSMC fournies par les entreprises approuvées, en prenant en charge des protocoles tels que Serial RapidIO®, Ethernet 10 G/bit, SONET, CPRI, OBSA et autres.
Remarques :

L'acheteur déclare être un développeur de produits, un développeur de logiciels ou un intégrateur de systèmes et reconnaît que ce produit est un kit d'évaluation non autorisé par la FCC, qu'il est mis à disposition uniquement à des fins d'évaluation et de développement de logiciels et qu'il ne peut être revendu.

Vous pouvez acheter des cartes filles, des cartes réseau ou des câbles compatibles avec les interfaces des connecteurs HSMC pour les utiliser avec votre kit de développement.

Contenu du kit de développement

Le kit de développement DSP, Stratix® V Edition contient les éléments suivants :

  • Carte de développement de FPGA Stratix® V GS
  • Dispositif proposé :
  • FPGA Stratix® V GS : 5SGSMD5K2F40C2N
  • Configuration, état et éléments d'installation
  • JTAG
  • Câble USB-BlasterTM II embarqué
  • Configuration FPP (Fast passive parallel) via l'appareil MAX® V et mémoire flash
  • Un bouton de réinitialisation de configuration
  • Un bouton de réinitialisation du processeur
  • Deux boutons de configuration
  • Horloges
  • Oscillateurs programmables 50 MHz et 125 MHz
  • Entrée SMA (LVPECL)
  • Entrée et sortie de l'utilisateur général
  • PHY Ethernet (SGMII) 10/100/1000 Mbit/s avec connecteur RJ-45 (cuivre)
  • Caractères LCD 16x2
  • Un commutateur DIP (Double package In-line) à 8 positions
  • Seize DEL utilisateur
  • Trois boutons de commande utilisateur
  • Périphériques mémoire
  • SDRAM DDR3 (1 152 Mo, x72 bits de large)
  • SRAM QDR II+ (4,5 Mo, 2 Mo x18 bits de large)
  • Empreinte compatible avec QDR II 4 Mo x18 bits de large)
  • RLDRAM II (CIO RLDRAM II de 72 Mo avec un bus de données de 18 bits)
  • Composants et interfaces
  • Connecteur de périphérie PCIe x8
  • Deux connecteurs HSMC
  • SMB pour entrée et sortie d'interface numérique série (SDI)
  • Cage optique QSFP
  • PHY Ethernet (SGMII) 10/100/1000 Mbit/s avec connecteur RJ-45 (cuivre)
  • Alimentation
  • Entrée CC pour PC portable
  • Connecteur de périphérie PCIe
  • Serveur Web du processeur Nios® II et mise à jour du système à distance
  • Bouclage et débogage des cartes HSMC
  • Carte d'alimentation et câbles
  • Contenu logiciel du kit de développement de FPGA Stratix® V GS
  • Documentation complète
  • Guide de l'utilisateur
  • Manuel de référence
  • Schéma de la carte mère et fichiers de conception de la mise en page
  • Board Test System basé sur l'interface graphique utilisateur
  • Comprend des projets complets de logiciels de conception Intel® Quartus® Prime avec un RTL open source
  • Board Update Portal
  • Comprend des projets complets de logiciels de conception Intel® Quartus® Prime avec un RTL open source
  • Logiciel de conception Intel® Quartus® Prime, Development Kit Edition (DKE)
  • Licence d'utilisation de la version complète du logiciel de conception Intel® Quartus® Prime pour un an