FPGA Intel® avec PI Compute Express Link (CXL)
Le premier FPGA à être livré avec une PI matérielle CXL offrant jusqu'à 4 fois plus de bande passante par port1.
Désormais, il prend en charge la révision des spécifications CXL 1.1 et 2.0.
FPGA Intel® avec PI Compute Express Link (CXL)
Disponible avec le logiciel de conception Quartus Prime v22.3
Compute Express Link (CXL) est le nouveau protocole de liaison processeur-périphérique/accélérateur. Il ajoute et est basé sur des fonctionnalités supplémentaires au-delà du protocole PCIe existant, car il permet une communication cohérente entre les deux parties. Il permet une liaison CXL pour assurer des performances efficaces, à faible latence et à haut débit lorsqu'il est utilisé avec des accélérateurs Look-aside ou Inline pour l’informatique hétérogène.
Pour ceux qui cherchent à créer ou à utiliser un accélérateur basé sur un FPGA, la PI matérielle de protocole CXL est disponible dans la tuile R, qui est incorporé dans certains modèles des familles FPGA Intel® Agilex™ série I et Intel® Agilex™ série M. L'IP matérielle permet une prise en charge complète de la configuration Gen5 x16 à bande passante, avec une utilisation minimale des ressources d'infrastructure FPGA.
Implémentation d'accélérateurs CXL discrets avec les FPGA Intel® Agilex™
Les FPGA Intel® Agilex™ prennent en charge le CXL via la tuile R de PI matérielle.
Disponible en tant que PI matérielle2. (HIP) sur tuile R :
- Obtenez des performances complètes de Gen5 x16
- Ressources d'infrastructure minimales => plus d'espace pour la logique utilisateur
- Prise en charge des spécifications CXL. 1.1 et 2.0 (contactez Intel pour connaître les prix et les horaires).
Logique d'assistance FPGA fournie pour chaque type de dispositif CXL :
- Accélérateur de type 1 (numéro de référence de commande : IP-CXLTYP1)
- Accélérateur de type 2 (numéro de référence de commande : IP-CXLTYP2)
- Carte d'extension de mémoire de type 3 (numéro de référence de commande : IP-CXLTYP3DDR)
- Comprend un exemple de conception FPGA, un modèle de simulation et un kit d'outils de débogage
Architecture flexible du sous-système de mémoire attachée au périphérique :
- Permet à l’utilisateur de mélanger et de gérer différents types de mémoire / contrôleurs
- Blocs M20K, DDR4, DDR5, LPDDR5, HBM2e, SSD
Mesures de qualité de PI
Basique |
|
---|---|
Année de première publication de PI | 2022 |
État | Taux de change |
Livrables | |
Les livrables du client comprennent les éléments suivants : Fichier de conception (code source crypté ou netlist post-synthèse) Contraintes de synchronisation et de topologie Guide de l'utilisateur |
O O O |
Tout autre livrable du client fourni avec la PI | Banc d'essai, kit d'outils de débogage, et exemples de modèles |
Pour activer la PI matérielle CXL et recevoir l'encapsuleur logiciel de la tuile R ainsi que la logique d'assistance logiciel CXL, l'achat/l'activation d'une licence de PI CXL séparée est nécessaire, et elle permet une utilisation avec le logiciel de conception Intel® Quartus® Prime. Contactez votre représentant commercial Intel local pour obtenir des détails sur les prix.
Pour activer une licence IP d’essai gratuite de 30 ou 60 jours, veuillez contacter votre représentant commercial Intel local.