PI matérielle tuile R PCIe*

La tuile R est une tuile FPGA complémentaire qui prend en charge les configurations PCIe* 5.0 jusqu'à x16 en modes Point de terminaison (EP), Port racine (RP) et Contournement de paquet de couche de transaction (TLP). Les configurations PCIe 3.0, 4.0 et 5.0 sont nativement prises en charge. La tuile R prend également en charge jusqu'à 16 canaux SerDes via une interface PHY pour PCIe (PIPE) 5.1.1 en mode d'architecture SerDes.

La tuile R sert de tuile complémentaire pour les composants Intel® Agilex™ série I.

Guide de l'utilisateur de PI de l'interface Avalon® Streaming (tuile R) pour FPGA Intel® PCIe ›

Guide de l'utilisateur avec exemple de conception de PI de l'interface Avalon® Streaming (tuile R) pour FPGA Intel® PCIe ›

PI matérielle tuile R PCIe*

Mesures de qualité de PI

Basique

Année de première publication de PI

2021

État

Taux de change

Livrables

Les livrables du client comprennent les éléments suivants :

Fichier de conception (code source crypté ou netlist post-synthèse)

Contraintes de synchronisation et de topologie

Guide de l'utilisateur

 

O

O

O

Tout autre livrable du client fourni avec la PI

Banc d'essai, kit d'outils de débogage, et exemples de modèles

GUI de paramétrage permettant à l'utilisateur final de configurer la PI

O

Le cœur de PI est activé pour la prise en charge d'Intel FPGA IP Evaluation Mode

O

Langue source

Verilog

Langue du banc d'essai

Verilog

Pilotes logiciels fournis

O

Assistance SE du pilote

Linux

Déploiement

Interface utilisateur

Avalon Streaming, Avalon Memory-Mapped

Métadonnées IP-XACT

N

Vérification

Simulateurs pris en charge

QuestaSIM, VCS

Matériel validé

Intel Agilex série I

Tests de conformité aux normes de l'industrie effectués

O

Si oui, quel(s) test(s)?

PCI-SIG

Si oui, sur quel(s) dispositif(s) FPGA Intel?

Intel Agilex série I

Si oui, date réalisée

1er avril 2022.

Si non, est-ce prévu?

 

Interopérabilité

La PI a subi des tests d'interopérabilité

N

Si oui, sur quel(s) dispositif(s) FPGA Intel?

 

Rapports d'interopérabilité disponibles

O