La PI FPGA Intel pour contrôleur SRMA QDR est optimisée pour les FPGA de série Stratix® et Cyclone® IV. Les fonctions avancées disponibles dans ces dispositifs vous permettent de vous interfacer directement avec les dispositifs SRAM QDR II.
La conception d'exemple générée par IP Toolbench instancie une boucle à verrouillage de phase (PLL), une boucle à verrouillage de délai optionnelle (pour les FPGA Stratix II uniquement), un pilote d'exemple et votre variation personnalisée du contrôleur SRAM QDR II. La conception d'exemple est un exemple de conception entièrement fonctionnel qui peut être simulé, synthétisé et utilisé dans le matériel. Le pilote d'exemple est un module d'autotest qui émet des commandes de lecture et d'écriture vers le contrôleur et vérifie les données lues pour produire les signaux de réussite/échec et de test complet. Vous pouvez remplacer la logique de contrôle chiffrée du contrôleur SRAM QDR II dans la conception de l'exemple par votre propre logique personnalisée, ce qui vous permet d'utiliser la logique de resynchronisation et de pipeline du FPGA Intel et le chemin de données avec votre propre logique de contrôle.
Cette PI est incluse dans la IP Base Suite (suite PI de base) qui est fourni avec le logiciel Intel® Quartus® Prime Standard et Pro Edition.