Carte d'accélération programmable Intel® avec FPGA Intel® Arria® 10 GX

Cette carte d'accélération FPGA pour centres de données sur PCI Express* (PCIe*) offre une accélération à la fois en ligne et en parallèle. Elle offre les performances et la polyvalence de l'accélération FPGA et est l'une des nombreuses plateformes prises en charge par la pile d'accélération pour processeurs Intel® Xeon® avec FPGA.

Obtenir la fiche produit ›

Télécharger la fiche technique ›

Carte d'accélération programmable Intel® avec FPGA Intel® Arria® 10 GX

Les développeurs logiciels peuvent utiliser la couche de programmation logicielle du moteur d'accélération programmable ouvert (OPAE) pour développer des bibliothèques, des cadres et des applications qui font appel aux fonctions d'accélération mises en œuvre dans le matériel FPGA.

Les concepteurs FPGA peuvent désormais développer des fonctions d'accélérateur en utilisant n'importe quel langage de description de matériel (HDL) (par exemple, Verilog/VHDL).

Un excellent moyen de démarrer est de simplement sélectionner une plateforme et d'utiliser le gestionnaire d'interface FPGA fourni pour intégrer de manière transparente sur les processeurs Intel® Xeon® la fonction de votre accélérateur avec le cadre logiciel et les applications.

Remarque : pour accéder aux directives de qualification de la plateforme pour la carte d'accélération programmable Intel avec FPGA Intel Arria 10 GX, veuillez contacter un représentant d'Intel.

{"collectionRelationTags":{"relations":{"OR":["etm-AD7D59C9-B80E-4B2F-9A22-6922766B1780"],"EXCLUDE":["etm-98109f19d4f24b6dad7442422a995aee","etm-f6e0d09943a943d383e81b5f64a3956c"]},"featuredIds":[]},"collectionId":"653196","resultPerPage":24.0,"filters":[{"facetId":"ContentType","type":"ContentType","deprecated":true,"name":"ContentType","position":0},{"facetId":"@stm_10386_fr","field":"stm_10386_fr","type":"specific","basePath":"Curated","displayName":"Curated","deprecated":false,"rootFilter":"","position":1},{"facetId":"@stm_10391_fr","field":"stm_10391_fr","type":"specific","basePath":"Audience","displayName":"Audience","deprecated":false,"rootFilter":"","position":2},{"facetId":"fpgaplatform","type":"fpgaplatform","deprecated":true,"name":"fpgaplatform","position":3},{"facetId":"lastupdated","type":"lastupdated","deprecated":true,"name":"lastupdated","position":4}],"coveoRequestHardLimit":"1000","accessDetailsPagePath":"/content/www/us/en/secure/design/internal/access-details.html","cardView":false,"ignoreSoftware":true,"sorting":"Newest","defaultImagesPath":"/content/dam/www/public/us/en/images/uatable/default-icons","coveoMaxResults":5000,"fpgaFacetRootPaths":"{\"fpgadevicefamily\":[\"Primary Content Tagging\",\"Intel® FPGAs\",\"Intel® Programmable Devices\"],\"quartusedition\":[\"Primary Content Tagging\",\"Intel® FPGAs\",\"Intel® Quartus Software\"],\"quartusaddon\":[\"Primary Content Tagging\",\"Intel® FPGAs\",\"Intel® Quartus Software - Add-ons\"],\"fpgaplatform\":[\"Primary Content Tagging\",\"Intel® FPGAs\",\"Intel® FPGA Platforms\"]}","descendingSortingForNumericalFacetsName":"[\"Intel® Quartus® Prime Pro Edition\",\"Intel® Quartus® Prime Lite Edition\",\"Intel® Quartus® Prime Standard Edition\",\"Quartus® II Subscription Edition\",\"Quartus® II Web Edition\"]","columnsConfiguration":{"idColumn":true,"dateColumn":true,"versionColumn":true,"contentTypeColumn":false,"columnsMaxSize":0},"dynamicColumnsConfiguration":[{"name":"DynamicColumn_id","type":"id","gtv":"ID","width":60,"selected":true},{"name":"DynamicColumn_date","type":"date","gtv":"Date","width":60,"selected":true},{"name":"DynamicColumn_version","type":"version","gtv":"Version","width":135,"selected":true}]}