Plateforme Intel® IPU (Infrastructure Processing Unit) C2000X-PL
Plateforme d'accélération hautes performances pour le Cloud et l'infrastructure d'entreprise basée sur un FPGA Intel Agilex® avec 2 interfaces réseau 100 GbE et la prise en charge de charges de travail d'infrastructure comme Open Virtual Switch (OVS), des équipements de stockage, des applications Cloud basées sur des microservices, et bien plus encore.
Présentation
- Équipée du FPGA Intel Agilex® 7 série 7 et du processeur Intel® Xeon® D
- 2 x 100G de bande passante avec 200G de bloc de chiffrement
- Interface hôte PCIe 4.0 x 16
- Interface PCIe 4.0 x 16 du FPGA au processeur hôte et au processeur Xeon-D
- Format PCIe pleine hauteur, 3/4 de la longueur, slot unique
- Programmable grâce aux kits IPDK (Infrastructure Programmer Development Kit), DPDK (Data Plane Development Kit) et SPDK (Storage Performance Development Kit)
Démarrer
Parcourir les solutions, les cartes COTS prêtes pour la production, ainsi que les outils et l'infrastructure de développement.
Les designs des charges de travail pour la plateforme IPU F2000X-PL sont disponibles auprès d'Intel et de ses partenaires de premier plan.
Open Virtual Switch (OVS)
Délestage complet d'OVS et voie express accélérée par le matériel.
Regardez la vidéo de démonstration ›
Contactez le service commercial pour plus d'informations et une demande de démonstration.
Stockage
Délestage et/ou accélération des principales charges de travail de stockage, notamment NVMe over Fabrics, RoCE RDMA, transport fiable, compression et chiffrement, prise en charge de SPDK permettant des architectures de stockage désagrégées.
Regardez la vidéo de démonstration ›
Lire la fiche de la solution NVMeoF-TCP ›
Contactez le service commercial pour plus d'informations et une demande de démonstration.
Applications Cloud basées sur des microservices
Une latence et un débit exceptionnels, ainsi que d'importantes économies de CAPEX/OPEX dans le centre de données pour les applications Cloud basées sur des microservices.
Lire la fiche de la solution >
Contactez le service commercial pour plus d'informations et une demande de démonstration.
Napatech
En savoir plus sur l'adaptateur IPU Napatech F2070X.
Tableau comparatif
Caractéristiques | Plateforme Intel® IPU F2000X-PL | Napatech* IPU F2070X |
---|---|---|
Catégorie de Plateforme | ||
Marché cible | Charges de travail liées au Cloud et à l'infrastructure d'entreprise | |
Type | Plateforme de IPU | Adaptateur IPU |
FPGA | ||
Dispositif FPGA | Intel Agilex™ série F AGFC023 | |
Logic Elements | 2 308K | |
Mémoire sur puce | 246 Mo | |
Blocs DSP | 1 640 | |
Mémoire FPGA | 4x DDR4 4 Go (ECC, 40b, 2 666 MT) | |
Processeur | ||
Type | Processeur Intel® Xeon® D-1736 | |
Nb. de cœurs | 8 | |
Fils | 16 | |
Fréquence de base | 2,3 GHz | |
Fréquence Turbo maxi | 3,4 GHz | |
Mémoire cache | 15 Mo | |
Mémoire du processeur | 2x DDR4 8 Go (ECC, 72b, 2 900 MT) | |
Stockage du processeur | 64 Go NVMe dans le slot M.2 pour le système d'exploitation SoC | |
Mémoire | ||
Flash | 2 Go | |
Interfaces et modules | ||
PCI Express* | 4.0 x16 pour héberger le processeur 4.0 x16 entre le FPGA et le SoC |
|
Interface QSFP28/56 | x2 | |
Interface réseau | 2 x 100 Gbit/s | |
Port de gestion 1G dédié (RJ45) | — | 1 |
Contrôleur de gestion de la carte de base (BMC, Baseboard Management Controller) | Intel Cyclone 10 LP (10CL080YU484C8G) | FPGA Intel® MAX® 10 |
Gestionnaire d'interface FPGA | Oui | ASAF |
Mécanique, Thermique et puissance | ||
Format | Pleine hauteur, 3/4 de la longueur | Pleine hauteur, moitié de la longueur |
Largeur | Slot unique | Double slot |
Consomption d'énergie maximale | 150 W | |
Assistance des outils | ||
Pile d'accélération Intel® pour CPU Intel® Xeon® avec FPGAs | Oui | |
Logiciel Intel® Quartus® Prime | Oui | |
DPDK (Data Plane Development Kit - kit de développement de plan de données) | Oui | |
Kit SPDK (kit de développement des performances de stockage) | Oui | |
Kit IPDK (Infrastructure Programmer Development Kit) | Oui | |
P4 | Oui | |
Interlocuteur | Intel | Napatech |
Les IPU sont programmables via plusieurs frameworks de développement ouverts, notamment IPDK (Infrastructure Programmer Development Kit), DPDK (Data Plane Development Kit) et SPDK (Storage Performance Development Kit).
IPDK (Infrastructure Programmer Development Kit) est un frameworks d'API open source, géré par la communauté et indépendant des fournisseurs, destiné au délestage et à la gestion de l'infrastructure qui s'exécute sur un processeur, une IPU, un DPU ou un commutateur.