Émetteurs-récepteurs FPGA Stratix® V

Tableau 1. Caractéristiques PMA de l'émetteur-récepteur

Fonctionnalités

Fonction

Prise en charge du fond de panier, de la puce à la puce et de la puce au module jusqu'à 14,1 Gbit/s

FPGA Stratix® V GX et GS

Prise en charge puce à puce et puce au module jusqu'à 28,05 Gbit/s

FPGA Stratix® V GT

Prise en charge du module optique avec compensation de dispersion électronique (EDC)

XFP, SFP+, QSFP, CXP, CFP

Support de conduite de câble

Câble PCI Express* (PCIe*) et applications eSATA

Égalisation linéaire continue adaptative (AEQ)

Égalisation linéaire à 4 niveaux pour prendre en charge les canaux à haute atténuation avec un gain élevé et une faible consommation d'énergie

DFE adaptatif

Égaliseur numérique adaptatif à 5 touches pour minimiser les pertes et la diaphonie

Récupération d'horloge analogique basée sur PLL

Tolérance de gigue supérieure par rapport à la récupération d'horloge basée sur l'interpolation de phase

Désérialisation et alignement de mots programmables

Largeur de désérialisation flexible et modèles d'alignement de mots configurables

Égalisation de transmission (préaccentuation)

Pilote de transmission avec préaccentuation et désaccentuation FIR à 4 touches pour la conformité au protocole dans des conditions de perte

L'anneau et l'oscillateur LC transmettent les PLL

Choix de PLL de transmission par canal, optimisés pour une consommation minimale et une large plage de réglage

Instrumentation intégrée (moniteur data-eye Eye Viewer)

Permet une surveillance non intrusive sur puce de la largeur et de la hauteur de l'œil de données

Reconfiguration dynamique et partielle

Permet la reconfiguration de canaux uniques et du noyau à la volée, tandis que d'autres parties de la conception sont toujours en cours d'exécution

Assistance du protocole

Conformité avec plus de 50 protocoles standard dans le secteur