Infos essentielles

Collection de produits
CPLD MAX® V
état
Launched
Date de lancement
2010
Lithographie
180 nm

Ressources

Éléments logiques (EL)
570
Macrocellules équivalentes
440
Délai broche à broche
9 ns
Mémoire flash utilisateur
8 Kb
Logique convertible en mémoire
Oui

Fonctionnalités

Oscillateur interne
Oui
Réinitialisation rapide de l'alimentation
Oui
Boundary-scan JTAG
Oui
JTAG ISP
Oui
Registres d'entrée rapide
Oui
Puissance programmable du registre
Oui
Traducteur JTAG
Oui
ISP en temps réel
Oui
E/S multivoltage
1.2 V, 1.5 V, 1.8 V, 2.5 V, 3.3 V
Banques d'alimentation d'E/S
2
Activation maximale des sorties
159
LVTTL/LVCMOS
Oui
Sortie LVDS émulées
Oui
Déclencheurs Schmitt
Oui
Vitesse de balayage programmable
Oui
Résistances de tirage programmables
Oui
Broches GND programmables
Oui
Sorties à drain ouvert
Oui
Maintien du bus
Oui

Spécifications de l'emballage

Options de packages
M100, T100, F256, T144
Taille du conditionnement
6mm x 6mm, 16mm x16mm, 17mm x 17mm, 22mm x 22mm

Infos supplémentaires

URL d'infos complémentaires