ID de l'article: 000073721 Type de contenu: Dépannage Dernière révision: 06/10/2014

altera_xcvr_custom:phy_inst|av_xcvr_custom_nr:A5|*|avmm_interface_insts.av_hssi_avmm_interface_inst~BURIED_ASYNC_DATA_OUT

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Il est possible que vous voyiez l’horloge non entraînée TimeQuest suivante lors de l’utilisation de l’émetteur-récepteur Arria® V dans la version 13.0 et ultérieure du logiciel Quartus® II.

    « *|altera_xcvr_custom:phy_inst|av_xcvr_custom_nr:A5|av_xcvr_custom_native:transceiver_core|av_xcvr_native:gen.av_xcvr_native_insts[0].gen_bonded_group.av_xcvr_native_inst|av_xcvr_avmm:inst_av_xcvr_avmm|avmm_interface_insts[0].av_hssi_avmm_interface_inst~BURIED_ASYNC_DATA_OUT »

    Résolution

    Il est sûr d’ignorer cette horloge non contrainte dans le logiciel Quartus II.

    Produits associés

    Cet article concerne 6 produits

    FPGA et FPGA SoC Arria® V
    FPGA Arria® V GT
    FPGA Arria® V GX
    FPGA Arria® V GZ
    FPGA SoC Arria® V ST
    FPGA SoC Arria® V SX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.