ID de l'article: 000073759 Type de contenu: Dépannage Dernière révision: 14/04/2014

Pourquoi le logiciel Intel® Quartus® II affiche-t-il incorrectement des avertissements critiques : l’analyse de synchronisation a été effectuée sur le hps_sdram_p0 principal à l’aide de Quartus® II v13.1 avec un modèle et des contraintes de...

Environnement

  • Logiciel Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 13.1 de la mise à jour 3 du logiciel Quartus® II et les versions ultérieures, il est possible que vous voyiez les avertissements critiques suivants lors de la compilation d’une conception Cyclone® V SoC HPS.

    Avertissement critique : l’analyse de la synchronisation a été effectuée sur le cœur hps_sdram_p0 à l’aide de Quartus II v13.1 avec un modèle de synchronisation préliminaire et des contraintes. Vous devez supprimer cette IP dans une future version de Quartus II pour mettre à jour les contraintes de synchronisation afin de s’adapter au mode de synchronisation

    Les modèles de synchronisation sont finaux pour les Cyclone® les périphériques SoC V comme indiqué dans les notes de mise à jour de l’ACDS version 13.1 :

    notes de mise à jour de la suite de conception Altera complète version 13.1

    Résolution

    Il est sûr d’ignorer cet avertissement critique.

    Produits associés

    Cet article concerne 3 produits

    FPGA SoC Cyclone® V SX
    FPGA SoC Cyclone® V SE
    FPGA SoC Cyclone® V ST

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.