Il est possible que les paramètres PMA de l’émetteur-récepteur Intel Stratix 10 soient différents de ceux spécifiés dans l’IP PHY 10 L-Tile/H-Tile Intel Stratix.
Vous pouvez ajouter Intel Stratix affectations QSF (Settings File) de l’émetteur-récepteur PMA Quartus® de périphérique 10 L-Tile et H-Tile à l’aide de la méthode ci-dessous.
Vous pouvez ajouter les affectations QSF à l’aide de l’exemple de syntaxe ci-dessous.
Syntaxe:
set_instance_assignment -nom HSSI_PARAMETER « ${full_attribute_name}={chosen_attribute_value} » -à ${tx_pin}
Exemple:
set_instance_assignment - nom HSSI_PARAMETER « pma_tx_buf_vod_output_swing_ctrl = 31 » - à tx_serial_pin[0]
Le tableau suivant répernumère les paramètres PMA importants de l’émetteur-récepteur, mais vous pouvez obtenir une liste complète à partir de l’onglet « Paramètres PMA analogiques » de l’ip Stratix 10 L-Tile/H-Tile Native PHY en vérifiant l’option « Fournir un exemple de cessions QSF » et en les coller dans le fichier QSF de votre projet
Tableau 1 : Attributs PMA de l’émetteur
Attribut | Nom d’attribut complet | Valeurs d’attribut |
Sortie TX au niveau de l’aïe (VOD) | pma_tx_buf_vod_output_swing_ctrl | 17-31 (600 mV - VCCT ou tension de l’alimentation de l’émetteur) |
Pré-accent 1er post-tap Ampleur | pma_tx_buf_pre_emp_switching_ctrl_1st_post_tap | 0-24 |
Pré-accent 1er polarité post-tap | pma_tx_buf_pre_emp_sign_1st_post_tap | fir_post_1t_neg (négatif) OU fir_post_1t_pos (positif) |
Pré-accent 1er pré-tap Ampleur | pma_tx_buf_pre_emp_switching_ctrl_pre_tap_1t | 0-15 |
Pré-accent 1er polarité pré-tap | pma_tx_buf_pre_emp_sign_pre_tap_1t | fir_pre_1t_neg (négatif) OU fir_pre_1t_pos (positif) |
Taux de slew | pma_tx_buf_slew_rate_ctrl | slew_r0 slew_r1 slew_r2 slew_r3 slew_r4 slew_r5 |
Tableau 2 : Attributs PMA du récepteur
Attribut | Nom d’attribut complet | Valeurs d’attribut |
Bande passante de péréquation | pma_rx_buf_eq_bw_sel | eq_bw_0 (< de débit de données = 6,5 Gbit/s), eq_bw_1 (< de données de 6,5 Gbit/s <=12,5 Gbit/s), eq_bw_2 (12,5 Gbit/s < de débit de données <=19,2 Gbit/s), ou eq_bw_3 (19,2 < de données) |
Gain de valeur manuel CTLE AC | pma_rx_buf_ctle_ac_gain | 0-15 |
Gain de valeur manuel CTLE EQ | pma_rx_buf_ctle_eq_gain | 0-47 |
Valeur VGA manuelle | pma_rx_buf_vga_dc_gain | 0-31 |
Les noms d’attributs possèdent des préfixes supplémentaires par rapport à ceux indiqués dans la carte de registre des Intel Stratix guide de l’utilisateur de l’émetteur-récepteur PHY 10 L et H-Tile.
Ces informations seront ajoutées à une version ultérieure du Guide de l’utilisateur de l’émetteur-récepteur Intel Stratix 10 L et H-Tile PHY.