ID de l'article: 000075226 Type de contenu: Information et documentation de produit Dernière révision: 02/09/2015

Comment le signal rx_st_mask affecte-t-il le comportement de l’IP dure pour PCI Express dans Arria 10 ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif La variante Avalon®-ST de l’IP dur Altera® Arria® 10 pour PCI® Express comprend le signalrx_st_mask.  Comme indiqué dans la description du guide de l’utilisateur, vous pouvez utiliser ce signal pour arrêter l’envoi de demandes non postées.
    Résolution

    Ce signal bloque les ips non postées. Tous les autres types de TLP restent transmis à la couche d’application.

    Les PDT non postés au point d’arrêt sont maintenus dans la mémoire tampon RX jusqu’à ce que le signal du masque soit découlé.  Ils ne sont pas abandonnés.

    Lorsqu’il est utilisé en mode Root Port, le rx_st_mask le signal bloque tous les accès aux E/S, à la lecture de la mémoire et à la configuration (transactions non postées).

    Produits associés

    Cet article concerne 3 produits

    FPGA Intel® Arria® 10 GT
    FPGA Intel® Arria® 10 GX
    FPGA SoC Intel® Arria® 10 GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.