ID de l'article: 000076612 Type de contenu: Dépannage Dernière révision: 03/10/2019

Pourquoi l’estimateur de spécifications EMIF ne prend-il pas en charge la topologie de mémoire DDR4 SODIMM pour les quatre rangs dans une configuration à deux emplacements à deux rangs pour le Intel® Arria® 10 FPGA ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® Arria® 10 IP pour interfaces de mémoire externe
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Une configuration à quatre rangs dans une configuration à deux emplacements à deux rangs est prise en charge pour une topologie de mémoire UDIMM, mais pas pour un SODIMM en raison de meilleures spécifications de performances.

     

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Arria® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.