Vous devez utiliser un composant ALTGX_RECONFIG pour une conception de reconfiguration dynamique qui implémente plus de quatre canaux PCS PMA cadencés à partir d’une PLL TX à l’extérieur de la banque de l’émetteur-récepteur, lors de l’utilisation de Stratix périphériques IV GX.
Vous ne pouvez connecter qu’une seule instance de contrôleur ALTGX_RECONFIG à une banque d’émetteur-récepteur physique, mais vous pouvez connecter plusieurs banques d’émetteurs-récepteurs à une seule instance de contrôleur ALTGX_RECONFIG.
L’exemple ci-dessous montre une configuration de conception de huit canaux qui utilise deux bancs d’émetteur-récepteur et une CMU dans chaque banque. En utilisant la reconfiguration dynamique et le réseau d’horloge XN, les huit canaux peuvent être cadenagés à partir du PLL CMU0 TX de la banque QL0 ou du PLL CMU0 TX de la banque QL1 et fonctionner indépendamment à 2,5 Gbit/s ou 3,125 Gbit/s.
IOBANK_QL1
GXB_[TX,RX]_CH7 = Canal 7
GXB_[TX,RX]_CH6 = Canal 6
GXB_CMU1 = non réutilisé
GXB_CMU0 = Utilisé comme PLL TX pour 2,5 Gbit/s
GXB_[TX,RX]_CH5 = Canal 5
GXB__CH4 = Channel 4
IOBANK_QL0
GXB_[TX,RX]_CH3 = Canal 3
GXB_[TX,RX]_CH2 = Canal 2
GXB_CMU1 = non réutilisé
GXB_CMU0 = Utilisé comme PLL TX pour 3,125 Gbit/s
GXB_[TX,RX]_CH1 = Canal 1
GXB_[TX,RX]_CH0 = Canal 0
Comme chaque émetteur-récepteur peut être cadencé à partir d’un autre CMU qui se trouve sur la banque adjacente et qui est partagé entre les huit canaux, vous devez utiliser un composant IP de contrôleur ALTGX_RECONFIG qui se connecte à tous les composants IP ALTGX