ID de l'article: 000077401 Type de contenu: Dépannage Dernière révision: 29/05/2019

Pourquoi les discontinuités dans le diagramme de l’œil créé à l’aide de la fonction d’instrumentation on-die (ODI) pour Intel® Stratix® émetteurs-récepteurs de périphériques 10 L-Tile et H-Tile ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’une limitation connue du silicium dans l’instrumentation on-die (ODI) des Intel® Stratix® les dispositifs 10 L-Tile et H-Tile, l’œil de l’émetteur-récepteur à matrice ODI peut avoir des discontinuités à des étapes horizontales de phase 0, 32, 64 ou 96, car la taille des étapes de phase horizontale n’est même pas de taille.  En conséquence, l’ouverture verticale de l’œil peut ne pas être fluide à ces étapes.

    Les discontinuités peuvent être vues à la fois lors de l’utilisation de l’interface graphique du kit d’outils de l’émetteur-récepteur pour attirer l’œil de l’émetteur-récepteur, ou lors d’un traitement à l’aide de Avalon transactions de registre en mappé la mémoire.

    Ce problème avec l’ODI n’affecte pas la réception des données ni le taux d’erreur binaire.

    Résolution

    Ce problème ne sera pas résolu dans les périphériques Intel Stratix 10 L-Tile ou H-Tile.

    Produits associés

    Cet article concerne 4 produits

    FPGA Intel® Stratix® 10 GX
    FPGA SoC Intel® Stratix® 10 GX
    FPGA Intel® Stratix® 10 MX
    FPGA Intel® Stratix® 10 TX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.