ID de l'article: 000077912 Type de contenu: Messages d'erreur Dernière révision: 31/12/2012

Erreur interne : sous-système : HSSI, fichier : /quartus/hsph/hssi/hssi_reconfig_op.cpp, ligne : 5331

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Il est possible que vous rencontriez l’erreur interne ci-dessus dans les versions 12.1 et antérieures du logiciel Quartus II si vous implémentez les conceptions d’émetteur-récepteur de conception Arria V GX suivantes

    • TX connecté uniquement piloté par CMU PLL via l’horloge xN

    Ou

    • Canal collé (TX uniquement ou duplex) piloté par fPLL à l’aide de l’horloge xN

    Il s’agit d’un bogue connu dans le logiciel Quartus II

    Résolution Pour résoudre ce problème, installez le logiciel Quartus II version 12.1 et le correctif logiciel 0.dp3.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Arria® V
    FPGA Arria® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.