ID de l'article: 000078813 Type de contenu: Dépannage Dernière révision: 19/07/2012

Le fichier testbench VHDL de négociation automatique du cœur IP CPRI v12.0 nécessite une modification

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Le fichier compile_autorate_phy_vhdl.do qui fonctionne le testbench VHDL de négociation automatique pour un périphérique Stratix V comprend lignes supplémentaires qui entravent la compilation du testbench.

    Résolution

    Pour éviter ce problème, dans le fichier compile_autorate_phy_vhdl.do dans votre installation du cœur IP CPRI, commentez ou retirez les éléments suivants Lignes:

    vcom -work xcvr_reconfig_cpri ./xcvr_reconfig_cpri_sim/alt_xcvr_reconfig/alt_xcvr_reconfig_cpu.vhd

    vcom -work xcvr_reconfig_cpri ./xcvr_reconfig_cpri_sim/alt_xcvr_reconfig/alt_xcvr_reconfig_cpu_reconfig_cpu_test_bench.vhd

    vcom -work xcvr_reconfig_cpri ./xcvr_reconfig_cpri_sim/alt_xcvr_reconfig/alt_xcvr_reconfig_cpu_reconfig_cpu.vhd

    Ce problème est résolu dans la version 12.0 SP1 du CPRI MegaCore Fonction.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.