Problème critique
Le Fitter Quartus II signale une erreur lorsque vous utilisez une mémoire PLL générée entrées d’horloge de la fréquence de 67,5 MHz dans le ciblage SDI-SD MegaCore Stratix périphériques GX.
Définissez l’horloge d’entrée à la fréquence de 29,7 MHz afin que la PLL génère la fréquence de l’horloge de sortie à 74,25 MHz.