ID de l'article: 000079342 Type de contenu: Dépannage Dernière révision: 16/11/2011

Le fitter Quartus II signale une erreur lorsque l’horloge générée par PLL de 67,5 MHz est utilisée dans Stratix périphériques GX

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • PLL
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Le Fitter Quartus II signale une erreur lorsque vous utilisez une mémoire PLL générée entrées d’horloge de la fréquence de 67,5 MHz dans le ciblage SDI-SD MegaCore Stratix périphériques GX.

    Résolution

    Définissez l’horloge d’entrée à la fréquence de 29,7 MHz afin que la PLL génère la fréquence de l’horloge de sortie à 74,25 MHz.

    Produits associés

    Cet article concerne 1 produits

    FPGA Stratix® GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.