ID de l'article: 000079349 Type de contenu: Dépannage Dernière révision: 08/02/2013

Les valeurs de rx_signaldetect sont toujours élevées dans les modèles de simulation post-fit qui ciblent Arria les périphériques V avec des cœurs IP PHY personnalisés

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    Si vous utilisez des graphiques Mentor® ModelSim-Altera® pour réaliser une simulation post-fit pour un cœur IP PHY personnalisé qui cible un périphérique Arria V et la sd_on valeur dans le fichier av_xcvr_native.sv est défini sur une valeur 16 (la valeur par défaut est 16), la rx_signaldetect valeur est toujours élevée, quel que soit le de savoir si le rx_serial_data signal est 0, 1, x ou z.

    Résolution

    Mettez à jour votre fichier de paramètres Quartus II(.qsf)avec les paramètres suivants :

    1. Définissez le pdb_sd paramètre sur false .
    2. Ajoutez la affectation QSF set_instance_assignment -name XCVR_RX_SD_ENABLE ON -to * pour activer secure digital unité (SD).
    3. Pour définir la sd_on valeur sur 1 , ajouter la cession QSF set_instance_assignment -name XCVR_RX_SD_ON 1 -to * .

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Arria® V

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.