Une pulsation peut être indiquée sur l’horloge de sortie de la PLL, même si le signal d’activation de l’horloge a désactivé le débit de l’horloge. Le circuit pour l’activation de l’horloge est comme suit :
Figure 1. Activer le circuit pour l’horloge
Si la PLL est réinitialisée avant que l’horloge soit désactivée, il est possible que l’horloge de sortie se faille. Lorsque le PLL est en réinitialisation, l’horloge de sortie du compteur est désactivée. Depuis le circuit ci-dessus, la carte de configuration est enregistrée sur le bord négatif de l’horloge sortant des compteurs. Si le PLL est placé pour réinitialiser le registre des clkena, sa valeur est élevée. Le clkena est alors réduit, mais le registre aura toujours une valeur élevée. Lorsque le PLL est mis hors de la réinitialisation, les compteurs commenceront à compter à nouveau. Comme le clkena n’est pas enregistré jusqu’à son bord négatif, une impulsion de signal sur le débit de l’horloge est visible. La forme des ondes ci-dessous montre ce comportement.
Figure 2. Configuration du test de Altera à chaud
Pour éviter que ce problème se produise, le signal de la clkena doit toujours être faible avant que le PLL soit mis en réinitialisation.