ID de l'article: 000080023 Type de contenu: Dépannage Dernière révision: 15/05/2015

Existe-t-il des problèmes connus concernant les modèles Stratix V IBIS générés dans le logiciel Quartus II pour les normes d’E/S SSTL et HSUL avec oct. d’entrée ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Oui.  En raison d’un problème dans les versions 13.1 et précédentes du logiciel Quartus® II , les modèles Stratix® V IBIS générés pour les normes d’E/S suivantes avec résiliation de la puce d’entrée (OCT) ne montrent pas le comportement correct.

    • SSTL-15 avec entrée OCT 20, 30, 40, 60, 120 Ohm
    • SSTL-135 avec entrée OCT 20, 30, 40, 60, 120 Ohm
    • SSTL-125 avec entrée OCT 20, 30, 40, 60, 120 Ohm
    • SSTL-12 avec entrée OCT 60, 120 Ohm
    • HSUL-12 avec entrée OCT 34, 40, 48, 60, 80 Ohm
    Résolution Pour contourner ce problème, éliminez les modèles IBIS utilisant la version 14.0 ou une version ultérieure du logiciel Quartus II.

    Produits associés

    Cet article concerne 4 produits

    FPGA Stratix® V E
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.