ID de l'article: 000080844 Type de contenu: Dépannage Dernière révision: 10/06/2019

Pourquoi le simulateur ModelSim* s’arrête-t-il de manière inattendue lors de la simulation de l’exemple de conception Ethernet 25G Intel® FPGA IP avec « activer la commutation de taux dynamique 10G/25G » ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® IP Ethernet 25G
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT

    Problème critique

    Descriptif

    En raison d’un problème avec le Intel® FPGA IP Ethernet 25G dans la version 18.1 du logiciel Intel® Quartus® Prime Pro Edition, l’exemple de conception avec « activer la commutation de taux dynamique 10G/25G » sélectionné peut s’arrêter de manière inattendue dans le simulateur ModelSim*.

    La ssymétrie ModelSim s’arrête aux étapes de simulation suivantes :

    • # Passage en mode 25G : démarrage de reconfig 25G
    • # Passer en mode 25G : fin 25G Reconfig
    • #Waiting pour l’alignement RX

     

    Résolution

    Pour contourner ce problème, modifiez run_vsim.do de l’exemple de conception dans le répertoire suivant :

    • alt_e25s10_0_example_design\example_testbench\run_vsim.do

    Dans run_vsim.do, trouvez « elab » et remplacez par « elab_debug »

    • elab à elab_debug

    Ce problème devrait être résolu dans une version ultérieure du logiciel Intel® Quartus® Prime Pro Edition.

     

     

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.