ID de l'article: 000083147 Type de contenu: Dépannage Dernière révision: 05/12/2014

Pourquoi n’est-il pas possible de choisir la tension des banques 6A et 6B dans l’onglet HPS de l’Arria V ou Cyclone V PowerPlay Early Power Estimateor (EPE) version 13.1 et ultérieure ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Dans les versions Arria® V ou Cyclone® V EPE 13.1 et ultérieures, les tensions des banques 6A et 6B dans l’onglet HPS sont déterminées par le type de paramètres SDRAM dans l’onglet. Cela est dû au fait que les banques 6A et 6B sont utilisées pour l’interface SDRAM.

    Par exemple, lorsque DDR3 est choisi, la tension de la banque est fixée à 1,5 V, et lorsque DDR2 est choisi, la tension est réglée à 1,8 V dans l’EPE.

    Produits associés

    Cet article concerne 5 produits

    FPGA SoC Cyclone® V SE
    FPGA SoC Cyclone® V ST
    FPGA SoC Cyclone® V SX
    FPGA SoC Arria® V SX
    FPGA SoC Arria® V ST

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.