ID de l'article: 000084305 Type de contenu: Dépannage Dernière révision: 03/11/2014

Pourquoi les valeurs FS (Full Swing) et LF (Low Frequency) sont-elles nulles lors de la simulation d’un cœur IP dur PCIe pour Gen3 ?

Environnement

  • Édition d'abonnement Intel® Quartus® II
  • Simulation
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    Il existe un problème avec les modèles de simulation PCIe® Hard IP lors du ciblage des familles d’appareils Stratix® V et Arria® V GZ, où les valeurs pour FS et LF sont nulles pour Gen3. Certains modèles fonctionnels de bus (BFM) peuvent signaler une erreur indiquant que FS et LF ont des valeurs qui violent la spécification PCIe.

    Résolution

    Ce problème est résolu à partir de la version 14.0 du logiciel Intel® Quartus® Prime Standard Edition.

    Produits associés

    Cet article concerne 4 produits

    FPGA Arria® V GZ
    FPGA Stratix® V GS
    FPGA Stratix® V GT
    FPGA Stratix® V GX

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.