ID de l'article: 000085302 Type de contenu: Dépannage Dernière révision: 11/09/2012

Quelles sont les fréquences minimales et typiques des CCLK pour le mode Fast Active Serial (FAS) dans un périphérique Stratix III ?

Environnement

BUILT IN - ARTICLE INTRO SECOND COMPONENT
Descriptif

Pour un périphérique Stratix® III configuré en mode Fast Active Serial (FAS), les fréquences minimales et typiques de DCLK sont de 20 MHz et 26 MHz respectivement.

Produits associés

Cet article concerne 1 produits

FPGA Stratix® III

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.