ID de l'article: 000086767 Type de contenu: Dépannage Dernière révision: 12/08/2021

Pourquoi le nombre de cycles d’inactivité du générateur de trafic EMIF 2.0 et le compteur d’inactivité de la boucle ont-ils un décalage ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • FPGA Intel® Stratix® 10 IP pour interfaces de mémoire externe
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 20.4 du logiciel Intel® Quartus® Prime Pro Edition et versions antérieures, le nombre de cycles d’inactivité entre les boucles successives du générateur de trafic EMIF 2.0 (TG2) n’est pas égal au compteur d’inactivité de la boucle lorsque le nombre de lectures ou d’écritures est de 1. Ce problème se produit uniquement lorsque le nombre de boucles est supérieur à 2 car le rechargement du compteur d’inactivité de la boucle est effectué de manière incorrecte. Le nombre de cycles d’inactivité entre les boucles est un nombre inférieur au compteur d’inactivité de la boucle.

    Résolution

    Ce problème est résolu à partir de la version 21.1 du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 2 produits

    FPGA et FPGA SoC Intel® Agilex™
    FPGA et FPGA SoC Intel® Stratix® 10

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.