Identifiant de l'article: 000086941 Type de contenu: Messages d'erreur Dernière révision :: 11/23/2018

Avertissement : (vsim-3829) ./.. /altera_emif_arch_nf_xxx/sim/mem_array_abphy.sv(1257) : entrée de batterie associative non existante. Retourner la valeur par défaut.

Environnement

  • Intel® Quartus® Prime Standard Edition
  • FPGA Intel® Arria® 10 IP pour interfaces de mémoire externe
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans la version 18.1 et antérieure du logiciel Intel® Quartus® Prime Standard Edition, vous pouvez voir un message d’avertissement mentionné ci-dessus lors d’une simulation pour la conception d’un exemple Intel Arria® 10 EMIF dans le simulateur Mentor Graphics ModelSim*.

    Solution

    Pour contourner ce problème, modifiez le modèle de simulation PHY abstrait comme décrit ci-dessous.

    Fichier : /sim/ed_sim/altera_emif_arch_nf_xxx/sim/mem_array_abphy.sv, ligne : 1256

    Code d’origine :

    si (
    mem_wr_pipe[i][jj] ) commencent
    mem_temp = mem[{high_addr[5:0],mem_addr_pipe[i][jj]}];

     

    Code modifié :

    si (
    mem_wr_pipe[i][jj] ) commencent

    si (
    mem.existe ({high_addr[5:0],mem_addr_pipe[i][jj]}) ) commencez
    mem_temp = mem[{high_addr[5:0],mem_addr_pipe[i][jj]}];
    Fin
    d’autre commencer
    mem_temp = 'd0 ;
    Fin

    Produits associés

    Cet article concerne 1 Produits

    FPGA et FPGA SoC Intel® Arria® 10

    Disclaimer

    1

    Toutes publications et utilisation du contenu de ce site sont soumis aux Conditions d'utilisation d'Intel.ca.

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.