ID de l'article: 000088942 Type de contenu: Dépannage Dernière révision: 09/01/2023

Pourquoi l’exemple de conception de l’ethernet F-Tile Intel® FPGA Hard IP ne passe-t-il pas 100 % des paquets lorsque le bouton « MAC Client Loopback Mode » est sélectionné dans le kit d’outils Ethernet ?

Environnement

  • Intel® Quartus® Prime Pro Edition
  • Interfaces
  • BUILT IN - ARTICLE INTRO SECOND COMPONENT
    Descriptif

    En raison d’un problème dans le logiciel Intel® Quartus® Prime Pro Edition v21.3, l’exemple de conception Ethernet F-Tile Intel® FPGA Hard IP ne peut pas dépasser 100 % des paquets lors de l’utilisation du mode « Mac Client Loopback » dans le kit d’outils Ethernet.

    Résolution

    Il n’y a pas de solution à ce problème dans la version 21.3.

    Ce problème devrait être résolu dans une prochaine version du logiciel Intel® Quartus® Prime Pro Edition.

    Produits associés

    Cet article concerne 1 produits

    FPGA et FPGA SoC Intel® Agilex™ 7 série I

    Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.