Exemple de profilage de Nios® II systèmes

author-image

Par

L’exemple de conception de systèmes Nios II profilage montre différentes façons de mesurer les performances d’un système Nios II à l’aide du profileur GNU, du composant timer d’intervalle de l’ampl et du composant de compteur de performances. Le profileur GNU peut être utilisé pour identifier les zones de code qui consomment le plus de temps du processeur. Le timer d’intervalle et les composants de compteur de performances peuvent être utilisés pour analyser les goulets d’étranglement fonctionnels dans le système.

Cette conception est fournie pour les kits de développement Intel® suivants :

  • kit d’évaluation embarqué Nios II, édition Cyclone® III
  • Kit de développement de systèmes embarqués, édition Cyclone III
  • Kit de développement FPGA Stratix® IV GX

Utiliser cet exemple de conception

Pour exécuter cet exemple, téléchargez l’exemple de conception standard et Nios II Ethernet et profiler_software_examples.zip. Ensuite, suivez les instructions du profilage Nios II systèmes.

L’utilisation de cette conception est régie par les conditions générales du contrat de licence de conception de référence matérielle Intel® FPGAet soumise .

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.