Cet exemple de conception se compose à la fois de matériel et de logiciels. La section matérielle se compose du cœur Nios® II/f avec le vectoriel de réinitialisation pointant vers la mémoire Flash et le vector d’exception pointant vers la mémoire DDR3. Le système matériel se compose également du MAC Ethernet Triple Speed et d’un cœur d’accès direct à la mémoire scatter-gather (PDF) pour TX et RX.
Vous pouvez utiliser la conception Ethernet à trois vitesses pour évaluer le contrôle d’accès multimédia Ethernet triple vitesse (MAC) ou l’utiliser comme point de départ pour votre propre conception de système Ethernet. Cette conception prend en charge les kits de développement Intel® FPGA suivants :
Spécifications de la conception du matériel
- cœur Nios II/f avec module de débogage JTAG
- Contrôleur SDRAM DDR3
- Interface de mémoire flash d’interface flash commune (CFI)
- MAC Ethernet triple vitesse
- JTAG UART
- Timer système
- Timer haute résolution
- Compteur de performances
- E/S parallèles LED (PIOs)
- PiOs à boutons poussoirs
- ID système périphérique
- TX/RX SGDMA
- Mémoire sur puce
Utiliser cet exemple de conception
L’utilisation de cette conception est régie par les conditions générales du contrat de licence Intel® Design Example.
Téléchargez les fichiers zip adaptés à votre kit ci-dessous.
Stratix IV :
- Fichier zip Ethernet Triple Speed 4SGX230 (14.1)
- Fichier zip Ethernet à trois vitesses 4SGX230 (14.0)
- Fichier zip Ethernet à trois vitesses 4SGX230 (13.1)
Cyclone III :
Remarque : la famille de périphériques Cyclone III n’est pas prise en charge dans les versions 14.0 et supérieures de l’ACDS.
Liens connexes
Pour plus d’informations, vous pouvez également vous référer aux liens ci-dessous :