DSP
Intel fournit un certain nombre de conceptions de référence pour le traitement des signaux numériques (DSP) et des exemples de conception qui montrent des solutions efficaces aux problèmes de conception courants. Ces conceptions peuvent être utilisées comme point de départ pour le développement de votre système DSP unique et sont disponibles avec notre portefeuille de fonctions DSP telles que les filtres, les fonctions arithmétiques, la détection/correction d’erreurs, la modulation/demodulation, et le traitement vidéo et image.
Exemples de conception |
Appareil ciblé |
Kits de développement pris en charge |
Conforme à Qsys |
Quartus® II Version |
---|---|---|---|---|
Réalisation d’un gain en virgule flottante en bloc IFFT+FFT paire |
- |
- |
- |
9.1 |
Filtre d’interpolation INTERPOL avec prise en charge des données multicanal |
- |
- |
- |
- |
Filtre FIR (Coefficient Reload Finite Récharger la réponse de l’ensemment fini) |
- |
- |
- |
9.1 |
Concevoir des systèmes de conversion numérique descendant à l’aide des filtres FIR et NEA |
- |
- |
- |
7.1 |
Transformation Fast Fourier (FFT) avec 32K-Point de longueur |
- |
- |
- |
- |
- |
- |
- |
7.2 |
|
- |
- |
- |
- |
|
Nios II : FIR accéléré avec accès direct intégré à la mémoire |
Cyclone® III, Stratix® II |
kit Nios® II Embedded Evaluation Kit (NEEK), édition Cyclone III, kit de développement de systèmes embarqués Intel® FPGA, édition Cyclone III, kit de développement Nios II, édition Stratix II |
- |
9.0 |
Cyclone III |
kit Nios II Embedded Evaluation Kit (NEEK), Cyclone III Edition, kit de développement de systèmes embarqués Intel FPGA, édition Cyclone III |
- |
8.1 |
|
Cyclone III |
kit Nios II Embedded Evaluation Kit (NEEK), édition Cyclone III |
- |
10.0 |
|
Modulation en polyphase avec aliasing pour la conversion numérique |
- |
- |
- |
- |
- |
- |
- |
- |
|
Exemple de conception de scaler reconfigurable en temps d’exécution |
Stratix II, Cyclone II |
- |
- |
9.0 |
- |
- |
- |
- |
|
Utiliser le filtre de décimation QUE L’ONA utilise avec la prise en charge multicanal |
- |
- |
- |
7.2 |
- |
- |
- |
- |
Détection ou correction d’erreurs
Intel fournit un certain nombre de conceptions de référence DSP et d’exemples de conception qui montrent des solutions efficaces pour les problèmes de conception courants. Ces conceptions peuvent être utilisées comme point de départ pour le développement de votre système DSP unique et sont disponibles avec notre portefeuille de fonctions DSP telles que les filtres, les fonctions arithmétiques, la détection ou correction d’erreurs, la modulation ou la démoulation, et le traitement vidéo et image.
Exemples de conception |
Appareil ciblé |
Kits de développement pris en charge |
Conforme à Qsys |
Quartus II Version |
---|---|---|---|---|
Cyclone III |
kit Nios II Embedded Evaluation Kit (NEEK), édition Cyclone III |
- |
10.0 |
Filtres et transformations
Intel fournit un certain nombre de conceptions de référence DSP et d’exemples de conception qui montrent des solutions efficaces pour les problèmes de conception courants. Ces conceptions peuvent être utilisées comme point de départ pour le développement de votre système DSP unique et sont disponibles avec notre portefeuille de fonctions DSP telles que les filtres, les fonctions arithmétiques, la détection ou correction d’erreurs, la modulation ou la démoulation, et le traitement vidéo et image.
Exemples de conception |
Appareil ciblé |
Kits de développement pris en charge |
Conforme à Qsys |
Quartus II Version |
---|---|---|---|---|
Réalisation d’un gain en virgule flottante en bloc IFFT+FFT paire |
- |
- |
- |
9.1 |
Filtre d’interpolation INTERPOL avec prise en charge des données multicanal |
- |
- |
- |
- |
Filtre FIR (Coefficient Reload Finite Récharger la réponse de l’ensemment fini) |
- |
- |
- |
9.1 |
Concevoir des systèmes de conversion numérique descendant à l’aide des filtres FIR et NEA |
- |
- |
- |
7.1 |
Transformation Fast Fourier (FFT) avec 32K-Point de longueur |
- |
- |
- |
- |
- |
- |
- |
- |
|
Nios II : FIR accéléré avec accès direct intégré à la mémoire |
Cyclone III, Stratix II |
kit Nios II Embedded Evaluation Kit (NEEK), édition Cyclone III, kit de développement de systèmes embarqués Intel FPGA, édition Cyclone III, kit de développement Nios II, édition Stratix II |
- |
9.0 |
Cyclone III |
kit Nios II Embedded Evaluation Kit (NEEK), Cyclone III Edition, kit de développement de systèmes embarqués Intel FPGA, édition Cyclone III |
- |
8.1 |
|
- |
- |
- |
- |
|
Exemple de conception de scaler reconfigurable en temps d’exécution |
Stratix II, Cyclone II |
- |
- |
9.0 |
- |
- |
- |
- |
|
Utiliser le filtre de décimation, en utilisant le filtre DECIMATION avec prise en charge multicanal |
- |
- |
- |
7.2 |
- |
- |
- |
- |
Modulation et démodulation
Intel fournit un certain nombre de conceptions de référence DSP et d’exemples de conception qui montrent des solutions efficaces pour les problèmes de conception courants. Ces conceptions peuvent être utilisées comme point de départ pour le développement de votre système DSP unique et sont disponibles avec notre portefeuille de fonctions DSP telles que les filtres, les fonctions arithmétiques, la détection ou correction d’erreurs, la modulation ou la démoulation, et le traitement vidéo et image.
Exemples de conception |
Appareil ciblé |
Kits de développement pris en charge |
Conforme à Qsys |
Quartus II Version |
---|---|---|---|---|
- |
- |
- |
7.2 |
|
Modulation en polyphase avec aliasing pour la conversion numérique |
- |
- |
- |
- |