Référence du contrôleur SDRAM de port parallèle ADI

Recommandé pour :

  • Appareil: Cyclone® I

  • Quartus®: v4.1

author-image

Par

Vue d’ensemble

La conception de référence du contrôleur SDRAM de port parallèle ADI connecte la SDRAM au port parallèle d’un processeur de signaux numériques ADSP-2126x SHARC® ADSP-2126x ADI (ADI) et est implémentée dans intel® fpga et CPLDs. Intel® FPGA fournit la conception de référence en tant que code source Verilog HDL. La conception de référence comprend un testbench qui vous permet de tester le code source Verilog HDL. Le but de cette conception de référence est de démontrer que les appareils Intel fournissent une interface SDRAM à faible coût pour les processeurs de signaux numériques ADI SHARC®.

Caractéristiques

  • Fonctionne sur le kit d’évaluation ADDS-21261 Cyclone® FPGA
  • Nécessite 250 à 300 éléments logiques, pas de RAM et 49 broches
  • Le contrôleur SDRAM prend en charge le mode 8 bits du port parallèle ADSP-2126x
  • L’horloge centrale du traitement du signal numérique (DSP) CCLK a une fréquence maximale de 200 MHZ
  • Le contrôleur de mémoire prend en charge le fonctionnement à 66 Mbits/s

Figure 1. Conception de référence de contrôleur SDRAM de port parallèle ADI.

Intel, Analog Devices Inc. et Danville Signal ont créé un kit d’évaluation matérielle appelé ADDS-21261 Cyclone qui offre aux concepteurs la possibilité d’évaluer une combinaison DSP + FPGA pour un large éventail d’applications telles que l’équipement audio professionnel, les systèmes radar et de navigation, les radios logicielles, l’équipement de test et de mesure industriels, l’instrumentation médicale, la vidéoconférence, la reconnaissance vocale, et la réduction du bruit.

L’ADDS-21261 Cyclone utilise un processeur ADSP-21261 SHARC® de périphériques analogiques en combinaison avec un EP1C3. Le kit d’évaluation comprend également Quartus® II Web Edition Design Software, une version d’évaluation de VisualDSP++ des appareils analogiques et des exemples de conception.

Aplication Note 334 - Application de contrôleur SDRAM de port parallèle ADI

Le contenu de cette page est une combinaison de traduction humaine et informatique du contenu original en anglais. Ce contenu vous est fourni pour votre commodité et à titre informatif seulement et ne saurait être totalement exact ou complet. En cas de contradiction entre la version anglaise de cette page et la traduction, c'est la version anglaise qui prévaut. Afficher la version anglaise de cette page.