Aperçu
La conception de référence des radars numériques pour l’automobile d’Intel vous permet de développer et de vérifier facilement des accélérateurs matériels à l’aide de nos outils de développement avancés. Elle démontre comment un FPGA peut être utilisé comme accélérateur matériel pour les radars automobiles de base de type CWFM (Continuous Wave Frequency Modulation). Sa méthodologie de conception matérielle et logicielle vous permet de développer le traitement numérique des accélérateurs Fast Fourier Transform (FFT) à virgule flottante, la formation de rayons numériques et le filtrage FIR (Fixed-point Finie Pas de réponse FIR) en virgule fixe sans coder à la main le niveau de transfert de registre (RTL). Utilisez cette conception comme point de départ pour la conception de radars auquel vous pouvez ajouter des algorithmes de traitement supplémentaires.
Fonctionnalités
Les principales caractéristiques de cette conception de référence sont les suivantes :
- Développez un accélérateur matériel FFT à virgule flottante, un formulaire de rayon numérique et un filtre FIR à point fixe à l’aide de notre DSP Builder for Intel® FPGAs (blocs avancés) au sein de MATLAB* Simulink. Permet la génération automatique d’un niveau de transfert de registre (RTL) à partir du modèle DSP Builder for Intel FPGAs.
- Vérification matérielle du modèle DSP Builder à l’aide d’un système dans la boucle à l’aide d’une interface d’application du programme MATLAB (API) développée par Intel. Permet de vérifier la conception à la vitesse d’horloge du système sur le matériel réel au lieu de devoir simuler RTL.
- Intègre l’accélérateur matériel dans un système embarqué à l’aide de l’outil Platform Designer et Nios® processeur II en tant qu’hôte.
Technologie Intel® attestée :
- Cyclone V GX FPGA
- processeur Nios II
- DSP Builder for Intel FPGAs (blocs avancés)
- Platform Designer
- Outil logiciel Intel® Quartus®
- Console système
- MATLAB API